Понедельник, 10 марта, 2025

Европа размышляет о переходе на новую архитектуру процессоров, чтобы достичь технологического суверенитета

Группа из 38 участников основала в Европе проект с ярким названием Digital Autonomy with RISC-V (цифровая автономность), он же DARE (аббревиатура может читаться как слово «сумеешь»). Целью инициативы является разработка процессорных блоков для питания суперкомпьютеров континента и других высокопроизводительных машин. Архитектура RISC-V обещает ряд преимуществ и интересуется Intel, Google, Qualcomm и Apple.

[block]

Европа уже несколько лет говорит об использовании RISC-V для своих суперкомпьютеров и даже достигла кремния. Хотя для первого европейского суперкомпьютера класса экзаскейл была все же выбрана проверенная проприетарная архитектура Arm.

Однако континент не отказался от RISC-V, и уж точно не сейчас, когда Америка находится в состоянии закрытия своих границ и блокировки технологий.

Проект DARE поддерживается совместным предприятием EuroHPC и координируется суперкомпьютерным центром Барселоны (BSC-CNS). Целью проекта является создание трех микросхем-отдельных матриц – которые могут быть объединены для формирования полных процессорных пакетов, — и для каждой из них уже выбраны лидеры:

    • ускоритель векторной математики, разработанный для высокопроизводительных вычислений (HPC) под руководством разработчика чипов Openchip из Барселоны

 

    • микросхема для вывода от голландского стартапа Axelera AI

 

    процессорная матрица общего назначения, разработанная немецкой компанией Codasip

На первый этап этого шестилетнего проекта выделено 240 миллионов евро (200 миллионов фунтов стерлингов, 260 миллионов долларов) финансирования. DARE поставила перед собой цель разработать три вышеупомянутых чиплета RISC-V за три года.

Axelera AI, которая утверждает, что получила премию в размере 61,6 миллиона евро (52 миллиона фунтов стерлингов, 65 миллионов долларов) в качестве финансирования от EuroHPC, похоже, продвинулась дальше всех на пути к созданию чипа RISC-V для центров обработки данных. В то время как большая часть ее текущей линейки ориентирована на запуск моделей с искусственным интеллектом, будущий Titania chiplet будет рассчитан на рабочие нагрузки серверного уровня.

На первый взгляд чипы Axelera работают по той же формуле, что и другие ASIC с искусственным интеллектом, такие как тензорные процессоры Google. Текущий кремниевый процессор голландской компании оснащен четырьмя ядрами ускорителя, каждое с матричным блоком умножения-накопления (MAC), управляющим ядром RISC-V, которое делает ускоритель программируемым, и некоторыми цифровыми сигнальными процессорами, которые управляют функциями активации нейронной сети.

Как и некоторые другие модели, которые мы видели на рынке, эти устройства MAC, которые отвечают за основную часть современной обработки данных искусственного интеллекта, встроены в пул оперативной процессорной памяти SRAM, что обеспечивает эффективную потоковую передачу и обработку матриц через чипы. В наши дни все чаще встречается классическая обработка данных в памяти.

Генеральный директор Фабрицио Дель Маффео рассказал, что расположение MAC-модулей Axelera позволяет ее четырехъядерным процессорам искусственного интеллекта достигать производительности вывода более 200,8 трлн операций в секунду при потреблении всего 15-20 Вт энергии.

Готовящаяся к выпуску Titania будет использовать ту же базовую формулу, но в большем масштабе, с большим количеством процессорных ядер на кристалле и многоплановой системой в упаковке.

Codasip уже предлагает несколько 32-разрядных процессорных ядер RISC-V встроенного класса и 64-разрядных процессорных ядер прикладного уровня, которые, по-видимому, предназначены для работы в сети edge, IoT и небольших персональных вычислительных устройствах. В пресс-релизе компании говорится, что проект DARE предоставит ей ресурсы для расширения своего портфеля за счет включения высокопроизводительных приложений, включая искусственный интеллект, обработку больших данных и суперкомпьютеры.

Мало что известно о векторном ускорителе Openchip.

Европа не единственная, кто рассматривает бесплатную архитектуру RISC-V как основу своей технологической независимости. Индия выбрала RISC-V в своем стремлении создать отечественные чипы с высокой производительностью. Китайская Alibaba на прошлой неделе представила дизайн процессора RISC-V под названием XuanTie C930, который, как она утверждает, может питать ПК от автомобилей, на фоне слухов о том, что Пекин вскоре выпустит руководство по широкому использованию этой архитектуры процессоров внутри страны.

Хотя RISC-V-открытая архитектура, американские законодатели иногда призывали США воспрепятствовать доступу Китая к этой технологии.

НАПИСАТИ ВІДПОВІДЬ

Коментуйте, будь-ласка!
Будь ласка введіть ваше ім'я

Євген
Євген
Евгений пишет для TechToday с 2012 года. По образованию инженер,. Увлекается реставрацией старых автомобилей.

Vodafone

Залишайтеся з нами

10,052Фанитак
1,445Послідовникислідувати
105Абонентипідписуватися

Статті